Структурная схема операционного устройства

В состав операционного устройства входят: в качестве счетчика Сч1 - микросхема К531ИЕ16, в качестве счетчиков Сч2 и Сч3 - микросхема - К555ИЕ11, в качестве регистровRG1, RG2, RG3 - микросхемы К555ИР11, в качестве сумматоров SM1,SM2 - микросхема ИМ. Структурная схема операционного устройства представлена на рисунке 3.

Под действием управляющего сигнала y1 в счетчике Сч1 должен быть организован режим параллельной загрузки. Для этого необходимо на входы подать сигналы: =лог. «0», С = (положительный перепад напряжения). На информационные входы D необходимо подать двоичный код, соответствующий числу n = 14, т.е. D0 =лог. «0», D1=1, D2=1, D3=1.

Под действием управляющего сигнала у2 в Сч2 и СчЗ должен быть организован режим сброса. Для этого необходимо на входы подать сигналы: =лог. «0», С =.

Рисунок 3 Структурная схема операционного устройства

Под действием управляющего сигнала у3 в регистре RG1 должен быть организован режим параллельной загрузки. Для этого необходимо на входы регистра RG1 подать сигналы:=лог. «0», С = ↓. На выходе Qo регистра RG1 формируется признак xl. Для четных элементов массива xl = лог. «0», для нечетных элементов массива xl = лог. «1». Выходы Qo - Q3 регистраRG1 через элементы «И» соединены со входами В0 -В3 сумматоров SM1,SM2.

Под действием управляющего сигнала у4 с помощью схемы «И» четный элемент массива передается в сумматор SM1и в регистре RG2 осуществляется режим параллельной загрузки. Для этого необходимо на входы регистра RG2 подать сигналы: =лог. «0», С = ↓.

На входы А0 -А3 сумматора SM1 подаются сигналы в выходов Qo - Q3 регистраRG2. В комбинационной схеме сумматора накапливается сумма четных элементов массива «А» и результат записывается регистр RG2. Для этого выходы сумматора SM1S0 - S3 (F0 - F0для микросхемы К155ИП3) соединены со входами D0 -D3 регистра RG2.

Так как в качестве сумматора SM1 используется арифметико-логическое устройство К155ИП3, то для организации режима сложения при активных высоких уровнях на входы необходимо подать сигналы: M=S1= S2= S3=лог. «0», Сn=S0 = лог. «1».

Под действием управляющего сигнала у5 в Сч2 должен быть организован режим счета на увеличение. Для этого необходимо на входы счетчика Сч2 подать сигналы: =1, С = , СЕР =СЕТ = = лог «1». На выходах Qo - Q3 счетчика Сч2 формируется количество четных элементов массива «А».

Под действием управляющего сигнала у6 с помощью схемы «И» нечетный элемент массива передается в сумматор SM2 и в регистре RG3 осуществляется режим параллельной загрузки. Для этого необходимо на входы регистра RG3 подать сигналы: =лог. «0», С = ↓.

На входы А0 -А3 сумматора SM2 подаются сигналы в выходов Qo - Q3 регистраRG3. В комбинационной схеме сумматора накапливается сумма нечетных элементов массива «А» и результат записывается регистр RG3. Для этого выходы сумматора SM2 S0 - S3 (F0 - F0для микросхемы К155ИП3) соединены со входами D0 -D3 регистра RG3.

Так как в качестве сумматора SM2 используется арифметико-логическое устройство К155ИП3, то для организации режима сложения при активных высоких уровнях на входы необходимо подать сигналы: M=S1= S2= S3=лог. «0», Сn=S0 = лог. «1».

Под действием управляющего сигнала у7 в Сч3 должен быть организован режим счета на увеличение. Для этого необходимо на входы счетчика Сч3 подать сигналы: =1, С = , СЕР =СЕТ = = лог «1». На выходах Qo - Q3счетчика Сч3 формируется количество нечетных элементов массива «А»

Перейти на страницу: 1 2

Похожые стьтьи по экономике

Датчик газов и паров алкоголя
С момента первой публикации описания подобного устройства в журнале "Радио" прошло около 10 лет. За этот время было описано несколько подобных приборов: от простейших до собранных на микроко ...

Методы исследования космического радиоизлучения
космическое радиоизлучение радиоволна радиотелескоп История радиоастрономии начинается в 1931 году, когда Карлом Янковским во время его исследований грозовых помех было получено ‘шип ...

Работа в среде системы автоматизированного проектирования Max+Plus II
1.Задание автоматизированный проектирование сумматор При разработке специализированных цифровых устройств все чаще используют программируемые логические интегральные схемы (ПЛИС), кото ...

Разделы

© 2019 - www.frontinformatics.ru